# 基于FPGA的GMII与RGMII接口相互转换(包含源工程文件)

Xinx相关原语讲解导航页面,想要了解更多原语,可以点击该链接跳转。

这段时间通过FPGA把ARP、ICMP、UDP协议全部通过FPGA实现了一遍,本来本文打算记录一下arp协议的,但在此之前应该先解决RGMII接口与GMII接口的转换问题。

经过前文讲解,开发板上使用的以太网PHY芯片是88R1518,原理图如下所示,留给用户的是RGMII双沿传输数据,时钟频率125MHz。在FPGA内部都是单沿处理数据,所以需要通过一个模块将外部输入的双沿信号转换为单沿信号,另一个模块可以把内部输出的单沿信号转换为双沿信号。



图1 RGMII接口信号

125MHz时钟下单沿传输数据的时序与GMII接口保持一致,双沿传输数据的时序与RGMII接口保持一致,所以需要设计一个GMII时序与RGMII时序转换的模块。GMII接口时序和RGMII接口时序前文已经进行详细讲述,此处只做简要回顾。

GMII与RGMII相互转换的信号流向如下图所示。



图2 gmii与rgmii转换

#### 1、RGMII、GMII接口

FPGA的RGMII接口接收数据的时序如下图所示,在时钟的上升沿和下降沿均会传输4bit数据,整个时钟周期等价传输1Byte数据。

同时还有一个控制信号RX\_CTL,在时钟上升沿输出RXD数据有效指示信号,下降沿输出数据有效指示信号异或错误信号,所以只有当RX\_CTL在时钟上升沿和下降沿均为高电平时,RXD传输的数据才是有效的。

需要注意采集信号的时钟应该延后数据和控制信号2ns,让时钟的上升沿和下降沿与数据和控制信号的中部对齐,数据和控制信号处于稳定状态,采集时才能够减小错误。



图3 RGMII接收数据时序图

而PHY芯片GMII接口接收数的时序如下图所示,数据只在时钟的上升沿输出,但是数据线是8bit的,所以每个时钟依旧传输一个字节数据。



图4 GMII接收数据时序图

当FPGA接收到PHY芯片的RGMII时序时,通过一个模块转换为GMII时序,把转换后的GMII数据进行解码等操作。可以借助IDDR把在时钟双沿采集数据转换为在时钟上升沿采集数据,关于IDDR的使用已经在前文进行了详细讲解,本文不在赘述。

下图是FPGA通过RGMII接口发送时序,与发送时序相差不大,在时钟的双沿对数据和控制信号进行采集。FPGA输出的时钟TX\_CLK应该滞后数据和控制信号变化2ns,使时钟的双沿与数据、控制信号的中部对齐。



图5 RGMII发送时序

FPGA的GMII发送数据时序如下图所示,在时钟的上升沿输出数据和使能信号,每个时钟周期输出8位数据。



FPGA内部通过GMII输出数据,然后通过一个模块把GMII时序转换为RGMII输出 FPGA芯片 ,GMII转RGMII模块主要借助ODDR实现。

图2需要把接收到的时钟信号延迟2ns,然后才能给FPGA作为时钟信号去采集数据和控制信号,延时时钟2ns可以使用IDELAYE2实现,但是一般PHY可以自己把时钟信号延迟2ns 后输出,应该是便于CPU使用,此时FPGA就可以直接使用该信号作为时钟了,不需要在进行延时。

不同PHY芯片设置时钟延时的方式不同,YT8531C可以通过上拉引脚进行设置,而本文使用的88R1518是通过内部寄存器设置是否启用2ns时钟延时。

如下图所示,第2页第21号寄存器的bit5设置为1时,输出的时钟信号就是经过延时的,所以该芯片输出的时钟信号默认滞后数据和控制信号2ns,FPGA可以直接使用该时钟信号。

Table 109: MAC Specific Control Register 2 Page 2, Register 21

| Bits | Field                                   | Mode | HW Rst | SW Rst | Description                                                                                                                                                                                                                                                                                                                                                                                                                        |  |
|------|-----------------------------------------|------|--------|--------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 15   | Reserved                                | RW   | 0x0    | 0x0    | 0                                                                                                                                                                                                                                                                                                                                                                                                                                  |  |
| 14   | Copper Line<br>Loopback                 | RW   | 0x0    | 0x0    | 1 = Enable Loopback of MDI to MDI<br>0 = Normal Operation                                                                                                                                                                                                                                                                                                                                                                          |  |
| 13   | Default MAC interface speed (LSB)       | R/W  | 0x0    | Update | Changes to these bits are disruptive to the normal operation; therefore, any changes to these registers must be followed by software reset to take effect. Also, used for setting speed of MAC interface during MAC side loopback. Requires that customer set both these bits and force speed using register 0 to the same speed.  MAC Interface Speed during Link down.  Bits 6,13  00 = 10 Mbps  01 = 1000 Mbps  10 = 1000 Mbps  |  |
| 12:7 | Reserved                                |      | 0x20   | 0x20   | Reserved.                                                                                                                                                                                                                                                                                                                                                                                                                          |  |
| 6    | Default MAC<br>interface speed<br>(MSB) | R/W  | 0x1    | Update | Changes to these bits are disruptive to the normal operation; therefore, any changes to these registers must be followed by software reset to take effect. Also, used for setting speed of MAC interface during MAC side loopback. Requires that customer set both these bits and force speed using register 0 to the same speed.  MAC Interface Speed during Link down.  Bits 6, 13  00 = 10 Mbps  01 = 1000 Mbps  10 = 1000 Mbps |  |
| 5    | RGMII Receive<br>Timing Control         | RW   | 0x1    | Update | Changes to these bits are disruptive to the normal operation; therefore, any changes to these registers must be followed by software reset to take effect.  1 = Receive clock transition when data stable 0 = Receive clock transition when data transitions                                                                                                                                                                       |  |
| 4    | RGMII Transmit<br>Timing Control        | RW   | 0x1    | Update | Changes to these bits are disruptive to the normal operation; therefore, any changes to these registers must be followed by software reset to take effect.  1 = Transmit clock internally delayed 0 = Transmit clock not internally delayed                                                                                                                                                                                        |  |
| 3    | Block Carrier                           | RW   | 0x0    | Retain | 1 = Enable Block Carrier Extension                                                                                                                                                                                                                                                                                                                                                                                                 |  |

|     | EXTENSION DIT |     |     |     | U = DISADIE BIOCK CAITIEL EXTERISION |               |
|-----|---------------|-----|-----|-----|--------------------------------------|---------------|
| 2:0 | Reserved      | R/W | 0x6 | 0x6 | Reserved.                            | CSDN @电路_fpga |

图7 88R1518寄存器

上图中bit5为高电平时,88R1518会将接收到的时钟信号延时后作为采集数据和控制信号的时钟信号。所以在默认情况下FPGA输出的时钟信号沿与数据和控制信号变化沿对齐即可。

手册中可以查到,当21\_2.5(第2页21号寄存器的第5位)为1时,PHY芯片发送时钟信号与数据信号的时序如下图所示,时钟沿滞后数据和控制信号的变化沿一段时间,与数据和控制信号的中部稳定部分对齐,可以直接在时钟沿采集数据和控制信号,这种是比较常用的。



图8 88R1518发送时序

当21\_2.5(第2页21号寄存器的第5位)为0时,PHY芯片发送时钟信号与数据信号的时序如下图所示,时钟沿与数据和控制信号的变化沿对齐,此时FPGA就不能直接利用该时钟采 集数据,需要先将接收的时钟信号延迟2ns,也就是四分之一时钟周期,才能作为采集数据的时钟信号。

如果使用这种模式,那么FPGA内部就只能通过 原语 IDLAYE对时钟信号进行延时了,因此这种模式不是很常用。



图9 88R1518发送时序

当21\_2.4(第2页21号寄存器的第4位)为1时,要求接收时钟信号与数据信号的时序如下图所示,时钟沿与数据变化沿对齐。PHY芯片接收到时钟信号,会在内部把接收的时钟信号延时2ns后作为采集数据和控制信号的时钟信号。所以这个也是最常用的。



图10 88R1518接收时序

当21\_2.4(第2页21号寄存器的第4位)为0时,PHY芯片就没有对接收时钟信号进行延时的功能,要求接收时钟信号与数据信号的时序如下图所示,时钟沿滞后数据变化2ns,这个延时在FPGA内部可以通过锁相环或ODELAYE(K7系列及其以上才有)实现,这个模式不常用。



图11 88R1518接收时序

所以PHY芯片默认会把RX\_CLK延时2ns后输出,同时也会将TX\_CLK延时2ns作为采集TX\_DATA、TX\_CTL的时钟。FPGA内部不需要使用IDELAYE和ODELAYE结构,但是为了通用,本文还是会使用IDELAYE,只不过将延时系数设置为0而已,后续如果遇到没有延时功能PHY芯片也可以采用该设计思路。

### 2、RGMII转GMII

单时钟沿采集与双沿采集的转换是利用IDDR和ODDR原语实现,这两个原语的功能和参数含义在前面文章都有详细讲解和仿真,本文不在过多赘述。

输入端RGMII转GMII的框图如下所示,需要使用IDELAYE、IDELAYCTRL、IDDR、IOBUF、BUFG等原语。



通过前文对IDELAYE的讲解可知,即使把延时参数设置为0,输出相对输入也会被延时600ps,这应该是因为信号要穿过IDELAYE所消耗的时间,为了使不加延时的情况下,数据与 时钟对齐,故在数据和时钟信号路径上都添加了IDLAYE,rgmii\_rx\_ctrl和rgmii\_rxd的延时系数固定为0,rgmii\_rxc的延时系数根据需要延时的时间进行设置。

rgmii\_rxc经过IDELAYE后分为两路,一路通过BUFIO去驱动IDDR的时钟端口,另一路经过BUFG驱动FPGA内部CLB和RAM等时序资源的时钟。从时钟管脚到BUFIO延时更小,但是只能驱动IOB中的时钟端口,而全局时钟缓冲器BUFG到达FPGA内部的IOB、CLB块RAM的时钟延迟和抖动非常小,为其他模块提供操作时钟。关于BUFIO和BUFG在FPGA内部的位置,在本文后面进行查看,对比就可以知道BUFIO的位置优势了。

上述原语前文均有详细讲解,此处不再赘述,下面直接给出该模块的核心代码:

```
1
2
      assign gmii rx clk = rgmii rxc bufg;//将时钟全局时钟网络驱动CLB等资源。
3
4
      //将时钟信号延时。
      IDELAYE2 #(
6
          .IDELAY TYPE
                              ( "FIXED"
                                                ),//FIXED,VARIABLE,VAR LOAD,VAR LOAD PIPE
7
                                                 ),//Input delay tap setting (0-31)
          .IDELAY VALUE
                              ( IDELAY_VALUE
8
          .REFCLK FREQUENCY
                            ( 200.0
                                                 ) //IDELAYCTRL clock input frequency in MHz
9
```

```
10
        u delay rxc (
11
            .CNTVALUEOUT
                                                  ),//5-bit output: Counter value output
12
                               ( rgmii rxc delay
            .DATAOUT
                                                  ),//1-bit output: Delayed data output
13
            . С
                               ( 1'b0
                                                  ),//1-bit input: Clock input
14
            .CE
                               ( 1'b0
                                                  ),//1-bit input: enable increment/decrement
15
            .CINVCTRL
                               ( 1'b0
                                                  ),//1-bit input: Dynamic clock inversion
16
            .CNTVALUEIN
                               (5'b0
                                                  ),//5-bit input: Counter value input
17
            .DATAIN
                               ( 1'b0
                                                  ),//1-bit input: Internal delay data input
18
            .IDATAIN
                               ( rgmii rxc
                                                  ),//1-bit input: Data input from the I/O
19
            .INC
                               ( 1'b0
                                                  ),//1-bit input: Inc/Decrement tap delay
20
                                                  ),//1-bit input: Load IDELAY VALUE input
            .LD
                               ( 1'b0
21
            .LDPIPEEN
                               ( 1'b0
                                                  ),//1-bit input: Enable PIPELINE register
22
                               (~rst
                                                  ) //1-bit input: Active-high reset tap-delay
            .REGRST
23
       );
24
25
        ///例化全局时钟资源。
26
        BUFG BUFG inst (
27
                                 ),//1-bit input: Clock input
            .I ( rgmii rxc delay
28
            .0 ( rgmii rxc bufg
                                   ) //1-bit output: Clock output
29
       );
30
31
        //全局时钟10缓存
32
        BUFIO BUFIO inst (
33
            .I ( rgmii_rxc_delay ),//1-bit input: Clock input
34
                                 ) //1-bit output: Clock output
            .0 ( rgmii rxc bufio
35
       );
36
37
        //输入延时控制
38
        (* IODELAY GROUP = "rgmii rx" *)
39
        IDELAYCTRL IDELAYCTRL inst (
40
            . RDY
                   (rst
                                   ),//1-bit output: Ready output
41
            .REFCLK ( idelay clk
                                   ),//1-bit input: Reference clock input
42
            .RST
                   ( ∼rst n
                                   ) //1-bit input: Active high reset input
43
       );
44
45
        //将输入控制信号和数据进行拼接,便于后面好用循环进行处理。
46
        assign din[4 : 0] = {rgmii rx ctl,rgmii rxd};
47
48
        //rgmii rx ctl和rgmii rxd输入延时与双沿采样
49
        generate
50
```

```
51
            genvar i;
52
            for(i=0 ; i<5 ; i=i+1)begin : RXDATA BUS</pre>
53
                //输入延时
54
                (* IODELAY GROUP = "rgmii rx" *)
55
                IDELAYE2 #(
56
                     .IDELAY TYPE
                                         ( "FIXED"
                                                             ),//FIXED, VARIABLE, VAR LOAD, VAR LOAD PIPE
57
                                         ( 0
                                                             ),//Input delay tap setting (0-31)
                    .IDELAY VALUE
58
                    .REFCLK FREQUENCY
                                         ( 200.0
                                                             ) //IDELAYCTRL clock input frequency in MHz
59
                u delay rxd (
60
                                                             ),//5-bit output: Counter value output
                     .CNTVALUEOUT
61
62
                     .DATAOUT
                                         ( din delay[i]
                                                             ),//1-bit output: Delayed data output
                    . С
63
                                         ( 1'b0
                                                             ),//1-bit input: Clock input
64
                    .CE
                                         ( 1'b0
                                                             ),//1-bit input: enable increment/decrement
65
                    .CINVCTRL
                                         ( 1'b0
                                                             ),//1-bit input: Dynamic clock inversion
                    .CNTVALUEIN
                                         (5'b0
                                                             ),//5-bit input: Counter value input
66
67
                     .DATAIN
                                         ( 1'b0
                                                             ),//1-bit input: Internal delay data input
                    .IDATAIN
                                         ( din[i]
                                                             ),//1-bit input: Data input from the I/O
68
                    .INC
                                         ( 1'b0
                                                             ),//1-bit input: Inc/Decrement tap delay
69
70
                    .LD
                                         ( 1'b0
                                                             ),//1-bit input: Load IDELAY VALUE input
71
                    .LDPIPEEN
                                         ( 1'b0
                                                             ),//1-bit input: Enable PIPELINE register
                     .REGRST
72
                                         (~rst
                                                             ) //1-bit input: Active-high reset tap-delay
73
                );
74
                //输入双沿采样寄存器
75
76
                IDDR #(
77
                    .DDR CLK EDGE
                                     ( "SAME EDGE PIPELINED" ),//"OPPOSITE EDGE", "SAME EDGE" or "SAME EDGE PIPELINED"
78
                    .INIT Q1
                                     (1'b0
                                                             ),//Initial value of 01: 1'b0 or 1'b1
79
                    .INIT Q2
                                     ( 1'b0
                                                             ),//Initial value of Q2: 1'b0 or 1'b1
80
                    .SRTYPE
                                     ( "SYNC"
                                                             ) //Set/Reset type: "SYNC" or "ASYNC"
81
                u_iddr_rxd (
82
                    .Q1
                                     ( gmii data[i]
                                                             ),//1-bit output for positive edge of clock
83
                    .Q2
                                                             ),//1-bit output for negative edge of clock
                                     (gmii data[5 + i]
84
85
                     . C
                                     ( rgmii rxc bufio
                                                             ),//1-bit clock input rgmii rxc bufio
                    .CE
                                     (1'b1
                                                             ),//1-bit clock enable input
86
                     .D
                                     ( din delay[i]
                                                             ),//1-bit DDR data input
87
                    .R
                                     (~rst
                                                             ),//1-bit reset
88
                    .S
                                     ( 1'b0
                                                             ) //1-bit set
89
                );
90
91
```

```
end
endgenerate

94

95     //通过拼接生成数据信号和数据有效指示信号。

96     assign gmii_rxd = {gmii_data[8:5],gmii_data[3:0]};
    assign gmii_rx_dv = gmii_data[4] & gmii_data[9];//只有当上升沿和下降沿采集到的控制信号均为高电平时,数据才有效。
```

~

对应的Testbench在后文给出,与GMII转RGMII模块一起进行仿真,此处直接贴仿真结果,如下图所示,rgmii\_rxc的时钟沿与rgmii\_rx\_ctl和rgmii\_rxd的中部对齐,粉红色信号就是rgmii接口输入信号,天蓝色信号就是ODDR转换后信号。



图13 rgmii转gmii时钟有延时仿真

使用TestBench2,即可对输入时钟无延时的RGMII接口信号进行仿真,仿真结果如下图所示。rgmii\_rxc的时钟沿与rgmii\_rx\_ctl和rgmii\_rxd变化沿对齐,如下图粉红色信号。

rgmii\_rxc的IDELAYE的延时参数设置为25,延时时间为25\*78ps=1950ps≈2ns,延时后输出信号为下图橙色时钟,该时钟与rgmii\_rx\_ctl和rgmii\_rxd中部对齐。该时钟经过BUFIO后驱动IDDR,RGMII转换后的信号是下图中天蓝色信号,分析可知,转换成功。



图14 rgmii转gmii时钟无延时仿真

RGMII转GMII模块的设计和仿真分析就到此结束了,后续以太网相关设计均会使用该模块。

#### 3、GMII转RGMII

由于K7器件以下的器件不含ODELAYE,所以这里就不加该原语了。如果需要延时时钟,A7系列可以加锁相环将时钟延时90°实现,K7及以上加ODELAYE即可。 本文直接使用ODDR实现单沿传输转双沿传输,ODDR详细讲解可以参考前文。本文使用ODDR的SAME\_EDGE模式,对应时序图如下所示,



图15 ODDR SAME\_EDGE模式时序图

输出时要把GMII时序转换为RGMII时序,转换的框图如下所示。



图16 GMII转RGMII框图

数据使能信号gmii\_tx\_en经过ODDR转换为双沿采样的rgmii\_tx\_ctrl, 8位gmii\_txd数据经过ODDR转换成双沿采样的4位rgmii\_txd信号。 参考代码如下所示,为简化书写,代码采用generate for语句对ODDR进行多次例化。

```
1
        assign rgmii txc = gmii tx clk;
 2
 3
        //输出双沿采样寄存器 (rgmii tx ctl)
 4
        ODDR #(
 5
            .DDR CLK EDGE ( "SAME EDGE"
                                            ),//"OPPOSITE EDGE" or "SAME EDGE";
 6
            .INIT
                           ( 1'b0
                                            ),//Initial value of 0: 1'b0 or 1'b1;
 7
                           ( "SYNC"
            .SRTYPE
                                            ) //Set/Reset type: "SYNC" or "ASYNC";
 8
        ODDR inst (
 9
            .Q
10
                           ( rgmii tx ctl
                                            ),//1-bit DDR output
11
            .С
                           ( gmii tx clk
                                            ),//1-bit clock input
12
                           ( 1'b1
            .CE
                                            ),//1-bit clock enable input
13
            .D1
                           ( gmii tx en
                                            ),//1-bit data input (positive edge)
14
            .D2
                           ( gmii tx en
                                            ),//1-bit data input (negative edge)
15
            .R
                                            ),//1-bit reset
                           ( ~rst n
            .S
                           ( 1'b0
                                            ) //1-bit set
16
17
        );
18
```

```
19
        generate
20
            genvar i;
21
            for(i=0; i<4; i=i+1)begin : TXDATA BUS</pre>
22
                //输出双沿采样寄存器 (rgmii txd)
23
                ODDR #(
24
                    .DDR CLK EDGE ( "SAME EDGE"
                                                    ),//"OPPOSITE EDGE" or "SAME EDGE"
25
                    .INIT
                                    ( 1'b0
                                                    ),//Initial value of 0: 1'b0 or 1'b1
26
                    . SRTYPE
                                                    ) //Set/Reset type: "SYNC" or "ASYNC"
                                    ( "SYNC"
27
28
                ODDR inst (
29
                    .Q
                                                    ),//1-bit DDR output
                                    ( rgmii txd[i]
30
                    . С
                                   ( gmii tx clk
                                                    ),//1-bit clock input
31
                                                    ),//1-bit clock enable input
                    .CE
                                    ( 1'b1
32
                    .D1
                                    ( gmii txd[i]
                                                    ),//1-bit data input (positive edge)
33
                                   ( gmii txd[4+i] ),//1-bit data input (negative edge)
                    .D2
34
                    .R
                                                    ),//1-bit reset
                                    ( ~rst n
35
                    . S
                                                    ) //1-bit set
                                    ( 1'b0
36
                );
37
            end
38
        endgenerate
```

仿真结果如下所示,粉色信号是输入的GMII相关信号,黄色信号是转换后的RGMII输出信号。gmii\_txd在时钟gmii\_txc上升沿输入8'h14, rgmii\_txd在时钟rgmii\_txc的上升沿输出4'h4, 在下降沿输出4'h1, 实现双沿数据转单沿数据。



图17 gmii转rgmii仿真

```
`timescale 1 ns/1 ns
 2
    module test();
 3
       localparam
                     CYCLE
                                   10
                                                   ;//系统时钟周期,单位ns,默认10ns;
 4
                     PHY CYCLE =
       localparam
                                    8
                                                  ;//PHY芯片时钟周期,单位ns,默认8ns;
 5
                                                  ;//输入时钟延时(如果为n,表示延时n*78ps),设置为25时延时约2ns.
                     IDELAY VALUE=
       localparam
                                    0
 6
       localparam
                     RST TIME
                                    10
                                                   ;//系统复位持续时间,默认10个系统时钟周期;
 7
 8
                                    clk
                                                   ;//系统时钟,默认100MHz;
       reg
 9
                                    rst n
                                                   ;//系统复位,默认低电平有效;
       reg
10
                                    rgmii rxc
       reg
                     [3:0]
                                    rgmii rxd
11
                                                  ;
       req
12
                                    rgmii rx ctl
       reg
13
       reg
                                    rgmii rxc r
14
15
       wire
                                    gmii tx clk
16
       wire
                                    gmii tx en
                     [7:0]
                                    gmii txd
17
       wire
18
       wire
                                    rgmii txc
19
       wire
                                    rgmii tx ctl
20
                     [3:0]
       wire
                                    rgmii txd
21
       wire
                                    gmii rx clk
22
       wire
                                    gmii rx dv
23
                     [7:0]
                                    gmii rxd
       wire
24
25
       assign gmii tx clk = gmii rx clk;
26
       assign gmii tx en = gmii rx dv;
27
       assign gmii txd = gmii rxd;
28
29
       //例化top模块;
       top #(.IDELAY_VALUE(IDELAY VALUE))
30
31
       u top (
32
           .clk
                         ( clk
                                        ),//系统时钟信号, 100MHz;
33
                         ( rst n
           .rst n
                                        ),//系统复位,默认低电平有效;
34
           .rgmii rxc
                         ( rgmii rxc
                                        ),//RGMII接收接口时钟信号;
35
           .rgmii rxd
                         ( rgmii rxd
                                        ),//RGMII接收接口数据信号;
36
           .rgmii rx ctl
                         ( rgmii rx ctl ),//RGMII接收接口数据有效指示信号;
37
           .rgmii_txc
                         ( rgmii txc
                                        ),//RGMII发送接口时钟输入信号;
38
           .rgmii txd
                         ( rgmii txd
                                        ),//RGMII发送接口数据输入信号;
39
           .rgmii tx ctl
                         ( rgmii tx ctl ),//RGMII发送接口数据输入有效指示信号;
40
           .gmii tx en
                         ( gmii tx en
                                       ),//gmii的数据发送使能信号;
11
```

```
41
           .gmii txd
                         ( gmii txd
                                        ),//gmii发送数据;
42
           .gmii tx clk
                        ( gmii tx clk ),//gmii发送时钟;
43
           .gmii rx clk
                        ( gmii_rx_clk
                                       ),//gmii接收时钟;
44
           .gmii rx dv
                         ( gmii rx dv
                                        ),//gmii接收数据有效指示信号;
45
           .gmii rxd
                         ( gmii rxd
                                        ) //gmii接收数据信号;
46
       );
47
48
       //生成周期为CYCLE数值的系统时钟;
49
       initial begin
50
           clk = 0;
51
           forever #(CYCLE/2) clk = ~clk;
52
       end
53
54
       //用于生成PHY芯片的数据;
55
       initial begin
56
           rgmii rxc r = 0;
57
           forever #(PHY CYCLE/2) rgmii rxc r = ~rgmii rxc r;
58
       end
59
60
       //生成周期为PHY_CYCLE数值的PHY芯片时钟;
61
       initial begin//延时2ns,使时钟沿与数据沿错开;
62
           #2; rgmii rxc = 0;
63
           forever #(PHY CYCLE/2) rgmii rxc = ~rgmii rxc;
64
       end
65
66
       //生成复位信号;
67
       initial begin
68
           #1;
69
           rgmii rx ctl = 0;
70
           rgmii rxd = 0;
71
           rst n = 1;
72
           #2;
73
           rst_n = 0;//开始时复位10个时钟;
74
           #(RST TIME*CYCLE);
75
           rst_n = 1;
76
           #(30*CYCLE);
77
           repeat(60)begin//生成60个4位随机数据作为测试;
78
              @(posedge rgmii_rxc_r);
79
              rgmii rxd = {$random} % 16;
80
              rgmii_rx_ctl = 1'b1;
81
```

```
ŏ۷
              #(PHY CYCLE/2);
83
              rgmii rxd = {$random} % 16;
84
           end
85
           @(posedge rgmii rxc r);
86
           rgmii rx ctl = 1'b0;
87
           $stop;//停止仿真;
88
       end
89
   endmodule
    `timescale 1 ns/1 ns
   module test();
 2
 3
       localparam
                     CYCLE
                                  10
                                                  ;//系统时钟周期,单位ns,默认10ns;
                     PHY CYCLE =
 4
                                   8
                                                  ;//PHY芯片时钟周期,单位ns,默认8ns;
       localparam
 5
       localparam
                     IDELAY VALUE=
                                    25
                                                  ;//输入时钟延时(如果为n,表示延时n*78ps),设置为25时延时约2ns.
 6
       localparam
                     RST TIME
                                                  ;//系统复位持续时间,默认10个系统时钟周期;
                                    10
 7
 8
                                                  ;//系统时钟,默认100MHz;
                                    clk
       reg
 9
                                                  ;//系统复位,默认低电平有效;
       reg
                                    rst n
10
                                    rgmii rxc
       reg
11
                                    rgmii rxd
       reg
                     [3:0]
12
                                    rgmii rx ctl
       reg
13
14
                                    rgmii txc
       wire
15
                                    rgmii tx ctl
       wire
16
                                    rgmii txd
                     [3:0]
       wire
17
18
       //例化top模块;
19
       top #(.IDELAY VALUE(IDELAY VALUE))
20
       u top (
21
                         ( clk
                                       ),//系统时钟信号,100MHz;
           .clk
22
                         ( rst n
           .rst n
                                       ),//系统复位,默认低电平有效;
23
                         ( rgmii_rxc
           .rgmii_rxc
                                       ),//RGMII接收接口时钟信号;
24
                         ( rgmii rxd
                                       ),//RGMII接收接口数据信号;
           .rgmii rxd
25
           .rgmii rx ctl
                        ( rgmii rx ctl ),//RGMII接收接口数据有效指示信号;
26
           .rgmii txc
                         ( rgmii txc
                                       ),//RGMII发送接口时钟输入信号;
```

```
27
           .rgmii txd
                         ( rgmii txd
                                       ),//RGMII发送接口数据输入信号;
28
           .rgmii tx ctl ( rgmii tx ctl ) //RGMII发送接口数据输入有效指示信号;
29
       );
30
31
       //生成周期为CYCLE数值的系统时钟;
32
       initial begin
33
           clk = 0;
34
           forever #(CYCLE/2) clk = ~clk;
35
       end
36
37
       //生成周期为PHY CYCLE数值的PHY芯片时钟;
38
       initial begin//延时2ns,使时钟沿与数据沿错开;
39
           rgmii rxc = 0;
40
           forever #(PHY CYCLE/2) rgmii rxc = ~rgmii rxc;
41
       end
42
43
       //生成复位信号;
44
       initial begin
45
           #1;
46
           rgmii rx ctl = 0;
47
           rgmii rxd = 0;
48
           rst_n = 1;
49
           #2;
50
           rst n = 0;//开始时复位10个时钟;
51
           #(RST TIME*CYCLE);
52
           rst_n = 1;
53
           #(30*CYCLE);
54
           repeat(60)begin//生成60个4位随机数据作为测试;
55
              @(posedge rgmii_rxc);
56
              rgmii rxd = {$random} % 16;
57
              rgmii rx ctl = 1'b1;
58
              #(PHY_CYCLE/2);
59
              rgmii rxd = {$random} % 16;
60
           end
61
           @(posedge rgmii_rxc);
62
           rgmii rx ctl = 1'b0;
63
           $stop;//停止仿真;
64
       end
65
66 endmodule
```

## 4、对综合后的信号分布进行分析

分配工程的相关引脚后,对工程进行综合、实现,然后打开器件布局布线图,找到rgmii\_rxc时钟引脚,其时钟走线如下图所示。

白线就是该信号的走线,从管脚进入FPGA后,先经过PAD中的IBUF,然后经过IDELAYE模块进行延时,之后一部分经过BUFIO驱动IDDR时钟端口,另一部分需要通过BUFG进入全局时钟网络。



图18 rgmii\_rxc时钟走线

从上图中可以看出BUFIO距离时钟管脚还是比较近的,上图看不到BUFG,是因为BUFG距离时钟管脚太远,无法截图,BUFG位置看下图,下图右下角就是BUFG的位置,而 BUFIO和时钟管脚、IDDR这些都位于右上角的红框处,白色走线就是时钟rgmii\_rxc到达BUFG的走线,走线长度相比BUFIO不知道是多少倍了,所以在采集数据时,一般都是直接使用 BUFIO作为IDDR这些IOB时序器件的时钟信号。



图19 rgmii\_rxc到达BUFG的走线

把BUFG放大,如图20所示,前文在介绍BUFG是,FPGA上半部分是有16个BUFG的,缩小该图也是可以看到的,有兴趣的自己看。本工程使用了三个BUFG,一个是rgmii\_rxc进入全局时钟网络,另外两个都是锁相环用到的,把100MHz转换为200MHz,锁相环的输出和反馈时钟均通过BUFG,因此也可以看出锁相环的延时还是较大的。



图20 放大BUFG

下图是查看BUFIO的输出,直接驱动IDDR的时钟端口,相比BUFG的输出就会快很多,IDDR的时钟和输入数据之间的延时就会小很多。



图21 BUFIO输出直接驱动IDDR时钟端口

本小节通过分析FPGA中BUFIO和BUFG的位置,间接分析为什么gmii\_rxc会通过BUFIO驱动IDDR,而不是通过BUFG驱动IDDR。

## 5、总结

本文主要是实现GMII和RGMII接口的相互转换,因为在FPGA内部数据处理时,往往是单沿传输数据,所以需要通过一个模块把双沿传输的数据转换为单沿传输的数据,然后传输给 FPGA内部模块进行处理。 主要使用前文详细讲解的一些原语,BUFIO、BUFG、IDDR、ODDR、IDELAYE这些单元在FPGA中都是实际存在的,可以通过vivado综合后的布局布线,来查看物理距离,进而确定为什么使用BUFIO,BUFG这些资源。

一般能够提供RGMII接口的PHY芯片,都能够实现时钟的延时,这是为了方便CPU、ARM使用的,因为CPU、ARM做时钟延时估计不怎么好处理。即使PHY芯片不能对时钟延时, FPGA也能够通过IDELAYE、ODELAYE原语对输入、输出的时钟进行延时。

在公众号后台回复"gmii转rgmii" (不包括引号) 获取本文工程文件。

您的支持是我更新的最大动力! 将持续更新工程, 如果本文对您有帮助, 还请多多点赞△、评论 ; 和收藏 ☆!